您可能感興趣的試卷
你可能感興趣的試題

最新試題
同步D觸發(fā)器的程序如下,補(bǔ)全程序。
如下圖,并根據(jù)時(shí)間狀態(tài)圖把程序補(bǔ)充完整,clr是清零使能端,高電平有效,脈沖發(fā)生器的輸入輸出均為8位數(shù)據(jù)。
編寫(xiě)一個(gè)4位的全加器。(輸入兩個(gè)加數(shù)a、b;和sum;進(jìn)位輸入cin;進(jìn)位輸出cout)。
利用Verilog語(yǔ)言設(shè)計(jì)一位半加法器。輸入信號(hào):被加數(shù)a;加數(shù)b;輸出信號(hào):和數(shù)sum;進(jìn)位count。
設(shè)計(jì)一個(gè)8‐3編碼器。
利用verilog語(yǔ)言設(shè)計(jì)一個(gè)1/2分頻器。
設(shè)計(jì)一個(gè)帶復(fù)位端且對(duì)輸入時(shí)鐘clk進(jìn)行二分頻模塊,設(shè)計(jì)要求:復(fù)位信號(hào)為同步、高電平有效,時(shí)鐘的下降沿觸發(fā)。
利用Verilog代碼設(shè)計(jì)4位全加器。輸入信號(hào):被加數(shù)a[3:0];加數(shù)b[3:0];低位進(jìn)位cin.輸出信號(hào):和數(shù)s[3:0];進(jìn)位co。
編寫(xiě)一個(gè)帶預(yù)置位,清零輸入,上跳沿觸發(fā)的邊沿觸發(fā)器的Verilog 代碼。其邏輯功能表以及電路符號(hào)如下圖所示。
數(shù)據(jù)選擇器是在多路數(shù)據(jù)傳送過(guò)程中,能夠根據(jù)需要將其中任意一路選出來(lái)的電路。根據(jù)下表(8選1數(shù)據(jù)選擇器的真值表)編寫(xiě)Verilog代碼。