A.9個
B.6個
C.8個
D.16個
您可能感興趣的試卷
你可能感興趣的試題
8086系統(tǒng)中若訪問奇存儲體的一個字節(jié)單元,則此時(shí) 與A0是() 狀態(tài)。
A.1,0
B.0,1
C.0,0
D.1,1
A.5
B.6
C.3
D.4
A.輸入緩沖器滿信號
B.輸出緩沖器滿信號
C.輸入緩沖器空信號
D.輸出緩沖器空信號
A.DS
B.ES
C.SS
D.CS
A.T1和T2
B.T2和T3
C.T3和T4
D.隨機(jī)
最新試題
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
指令A(yù)DD AL,6[BP][DI]是錯誤的。()
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時(shí)讀寫8個芯片。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號的控制下,兩個雙向()寄存器進(jìn)行數(shù)據(jù)交換。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個有效的標(biāo)志位。
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時(shí),BHE#=1,A0=0。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。