A.5
B.6
C.3
D.4
您可能感興趣的試卷
你可能感興趣的試題
A.輸入緩沖器滿信號(hào)
B.輸出緩沖器滿信號(hào)
C.輸入緩沖器空信號(hào)
D.輸出緩沖器空信號(hào)
A.DS
B.ES
C.SS
D.CS
A.T1和T2
B.T2和T3
C.T3和T4
D.隨機(jī)
A.減1
B.減2
C.加1
D.加2
A.DF=0
B.DF=1
C.OF=0
D.OF=1
最新試題
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
I2C總線的兩條信號(hào)線的名稱是()和()。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。