A.64K
B.1M
C.4M
D.16M
您可能感興趣的試卷
你可能感興趣的試題
A.低電平,
三態(tài),
低電平
B.三態(tài),
低電平,
高電平
C.低電平,
三態(tài),
高電平
D.三態(tài),
低電平,
低電平
A.不同的信號(hào)線(xiàn)
B.不同的控制開(kāi)關(guān)
C.不同的端口地址
D.不同的中斷服務(wù)子程序
A.無(wú)條件方式
B.查詢(xún)方式
C.中斷方式
D.DMA方式
A.無(wú)條件
B.程序查詢(xún)
C.DMA
D.CPU與內(nèi)存
A.18H
B.28H
C.48H
D.0F8H
最新試題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪(fǎng)問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪(fǎng)問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪(fǎng)問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪(fǎng)問(wèn)的()性。
I2C總線(xiàn)的通信速率僅由主機(jī)確定。
SPI總線(xiàn)有四工作模式,取決于()和()這兩位的組合。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
MSP430單片機(jī)可以通過(guò)方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
I2C總線(xiàn)的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線(xiàn)的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。