A.無條件方式
B.查詢方式
C.中斷方式
D.DMA方式
您可能感興趣的試卷
你可能感興趣的試題
A.無條件
B.程序查詢
C.DMA
D.CPU與內(nèi)存
A.18H
B.28H
C.48H
D.0F8H
A.有無凹坑
B.粗線不等
C.材料不同
D.有無通孔
A.多媒體技術(shù)
B.多工作模式技術(shù)
C.多路調(diào)制技術(shù)
D.多存儲(chǔ)管理技術(shù)
A.00011001101
B.10001100110
C.01100110001
D.00110011001
最新試題
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。