某機(jī)字長16位,CPU地址總線18位,數(shù)據(jù)總線16位,存儲(chǔ)器按字編址,CPU的控制信號(hào)線有:MREQ#(存儲(chǔ)器訪問請(qǐng)求,低電平有效),R/W#(讀寫控制,低電平為寫信號(hào),高電平為讀信號(hào))。試問:【**,★,包捷5.2,編號(hào)3.3,3.5.2】
若為該機(jī)配備2K×16位的Cache,每塊8字節(jié),采用2路組相聯(lián)映象,試寫出對(duì)主存地址各個(gè)字段的劃分(標(biāo)出各個(gè)字段的位數(shù));若主存地址為462EH,則該地址可映象到Cache的哪一組?某機(jī)字長16位,CPU地址總線18位,數(shù)據(jù)總線16位,存儲(chǔ)器按字編址,CPU的控制信號(hào)線有:MREQ#(存儲(chǔ)器訪問請(qǐng)求,低電平有效),R/W#(讀寫控制,低電平為寫信號(hào),高電平為讀信號(hào))。試問:【**,★,包捷5.2,編號(hào)3.3,3.5.2】
該機(jī)主存采用64K×1位的DRAM芯片(內(nèi)部為4個(gè)128×128陣列)構(gòu)成最大主存空間,則共需()個(gè)芯片;若采用異步刷新方式,單元刷新間隔為2ms,則刷新信號(hào)的周期為()。某機(jī)字長16位,CPU地址總線18位,數(shù)據(jù)總線16位,存儲(chǔ)器按字編址,CPU的控制信號(hào)線有:MREQ#(存儲(chǔ)器訪問請(qǐng)求,低電平有效),R/W#(讀寫控制,低電平為寫信號(hào),高電平為讀信號(hào))。試問:【**,★,包捷5.2,編號(hào)3.3,3.5.2】
該機(jī)可以配備的最大主存容量為()。