某機(jī)字長(zhǎng)16位,CPU地址總線18位,數(shù)據(jù)總線16位,存儲(chǔ)器按字編址,CPU的控制信號(hào)線有:MREQ#(存儲(chǔ)器訪問(wèn)請(qǐng)求,低電平有效),R/W#(讀寫(xiě)控制,低電平為寫(xiě)信號(hào),高電平為讀信號(hào))。試問(wèn):【**,★,包捷5.2,編號(hào)3.3,3.5.2】
有一個(gè)64K×16位的存儲(chǔ)器,由16K×1位的DRAM芯片(芯片內(nèi)是128×128結(jié)構(gòu))構(gòu)成,存儲(chǔ)器讀/寫(xiě)周期為500ns,試問(wèn): 1)需要多少片DRAM芯片? 2)采用異步刷新方式,如單元刷新間隔不超過(guò)2ms,則刷新信號(hào)周期是多少? 3)如果采用集中刷新方式,存儲(chǔ)器刷新一遍最少用多少時(shí)間?
A.二進(jìn)制減法器 B.十進(jìn)制減法器 C.二進(jìn)制補(bǔ)碼加法器 D.十進(jìn)制加法器