A.提高解題速度
B.減少所需要的存儲(chǔ)容量
C.提高系統(tǒng)的靈活性
D.提高系統(tǒng)的性能價(jià)格比
您可能感興趣的試卷
你可能感興趣的試題
A.提高解題速度
B.提高硬件利用率
C.提高硬件成本
D.減少所需要的存儲(chǔ)容量
A.“執(zhí)行”指令
B.“訪管”指令
C.“啟動(dòng)I/O”指令
D.“測試與置定”指令
A.專用部件設(shè)置
B.功能部件的集成度
C.控制機(jī)構(gòu)的組成
D.緩沖技術(shù)
A.計(jì)算機(jī)軟件所要完成的功能
B.計(jì)算機(jī)硬件的全部組成
C.編程要用到的硬件組織
D.計(jì)算機(jī)各部件的硬件實(shí)現(xiàn)
A.主存采用MOS還是TTL
B.主存采用多體交叉還是單體
C.主存容量和編址方式
D.主存頻寬的確定
最新試題
若Cache的4個(gè)塊號(hào)為C0、C1、C2和C3,列出程序執(zhí)行過程中的Cache塊地址流。
若在程序執(zhí)行過程中,每從主存裝入一塊到Cache,平均要對(duì)這個(gè)塊訪問16次,計(jì)算在這種情況下的Cache命中率。
一臺(tái)機(jī)器要求浮點(diǎn)數(shù)的字長的精度不低于10-7.2,表數(shù)的范圍正數(shù)不小于1038,且正負(fù)對(duì)稱。尾數(shù)用原碼、純小數(shù)表示,階碼用移碼、整數(shù)表示。設(shè)計(jì)這種浮點(diǎn)數(shù)的格式。
求出流水線的最優(yōu)調(diào)度策略及最小平均延遲時(shí)間和流水線的最大吞吐率。
設(shè)計(jì)8位字長的寄存器—寄存器型指令3條,16位字長的寄存器一存儲(chǔ)器型變址尋址方式指令4條,變址范圍不小于正、負(fù)127。請(qǐng)?jiān)O(shè)計(jì)指令格式,并給出指令各字段的長度和操作碼的編碼。
指出訪存操作數(shù)地址尋址的最大相對(duì)位移量為多少個(gè)字節(jié)?
若采用LRU替換算法,計(jì)算Cache的塊命中率。
有一個(gè)16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個(gè)32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
可能的最高頁命中率是多少?
若對(duì)數(shù)字0~9和空格采用二進(jìn)制編碼,試設(shè)計(jì)編碼平均長度最短的編碼。