A.“執(zhí)行”指令
B.“訪管”指令
C.“啟動(dòng)I/O”指令
D.“測(cè)試與置定”指令
您可能感興趣的試卷
你可能感興趣的試題
A.專用部件設(shè)置
B.功能部件的集成度
C.控制機(jī)構(gòu)的組成
D.緩沖技術(shù)
A.計(jì)算機(jī)軟件所要完成的功能
B.計(jì)算機(jī)硬件的全部組成
C.編程要用到的硬件組織
D.計(jì)算機(jī)各部件的硬件實(shí)現(xiàn)
A.主存采用MOS還是TTL
B.主存采用多體交叉還是單體
C.主存容量和編址方式
D.主存頻寬的確定
A.I/O方式中的DMA訪問方式
B.浮點(diǎn)數(shù)據(jù)表示
C.訪問方式保護(hù)
D程序性中斷
A.字符行運(yùn)算指令
B.是否使用通道行I/O處理機(jī)
C.虛擬存儲(chǔ)器
D.VLSI技術(shù)
最新試題
如果N=100,采用指令取消技術(shù)后,在程序執(zhí)行過程中,能夠節(jié)省多少個(gè)指令周期?
如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個(gè)階段,并采用兩級(jí)流水線。為了采用指令取消技術(shù),請(qǐng)修改上面的程序。
當(dāng)存儲(chǔ)系統(tǒng)的訪問效率為0.5時(shí),計(jì)算命中率和等效訪問周期。
考慮題目全部要求,設(shè)計(jì)優(yōu)化實(shí)用的操作碼形式,并計(jì)算其操作碼的平均碼長(zhǎng)。
在編號(hào)分別為0,1,2,……,9的16個(gè)處理器之間,要求按下列配對(duì)通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡(luò)類型、控制方式,并畫出該互連網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu)和各級(jí)的交換開關(guān)狀態(tài)圖。
若對(duì)數(shù)字0~9和空格采用二進(jìn)制編碼,試設(shè)計(jì)編碼平均長(zhǎng)度最短的編碼。
為了使存儲(chǔ)系統(tǒng)的訪問效率達(dá)到0.94,命中率和等效訪問周期應(yīng)該提高到多少?
在有16個(gè)處理器的均勻洗牌網(wǎng)絡(luò)中,若要使第0號(hào)處理器與第15號(hào)處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。
指出訪存操作數(shù)地址尋址的最大相對(duì)位移量為多少個(gè)字節(jié)?
一臺(tái)機(jī)器要求浮點(diǎn)數(shù)的字長(zhǎng)的精度不低于10-7.2,表數(shù)的范圍正數(shù)不小于1038,且正負(fù)對(duì)稱。尾數(shù)用原碼、純小數(shù)表示,階碼用移碼、整數(shù)表示。設(shè)計(jì)這種浮點(diǎn)數(shù)的格式。