以上程序段的作用是()。
A.定義100個(gè)字節(jié)的堆棧段
B.定義200個(gè)字節(jié)的堆棧段
C.定義100個(gè)字節(jié)的數(shù)據(jù)段
D.定義200個(gè)字節(jié)的數(shù)據(jù)段
您可能感興趣的試卷
你可能感興趣的試題
A.MOV AX,[SI+BX+DATA]
B.JNZ WORD PTR[BX]
C.OUT DX,[DI]
D.MUL AL,15
已知數(shù)據(jù)段的定義如下:
則變量D5的偏移地址是()。
A.0010H
B.001FH
C.001EH
D.001DH
A.代碼段
B.數(shù)據(jù)段
C.附加段
D.堆棧段
A.MASM5
B.EDIT
C.MASM
D.TD
A.DB
B.DW
C.DD
D.EQU
最新試題
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
在查詢(xún)式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
I2C總線的兩條信號(hào)線的名稱(chēng)是()和()。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()