A.+5,自由電子
B.+5,空穴
C.+3,自由電子
D.+3,空穴
您可能感興趣的試卷
你可能感興趣的試題
A.理想二極管
B.恒壓降模型
C.折線模型
D.數(shù)學(xué)模型
?限幅電路如圖所示,穩(wěn)壓對管參數(shù)為VD(on)=0.7V,VZ =7.3V,rZ=0?,則其設(shè)定的輸出信號上下限為()。
A.-7.3V,7.3V
B.-7.3V,8V
C.-8V,7.3V
D.-8V,8V
限幅電路如圖所示,其設(shè)定的幅度上下限為()。
A.3V,6V
B.3.7V,6.7V
C.-3V,6V
D.-3.7V,6.7V
A.0V
B.半波整流后的波形
C.幅度減小的波形
D.不受影響的波形
A.25Hz
B.50Hz
C.100Hz
D.0Hz
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
?verilog語法中,間隔符號主要包括()。
可以通過新增以下哪些類型文件添加ChipScope調(diào)試IP核?()
?CD放大器的性能特征有()。?
?10進(jìn)制計(jì)數(shù)器模塊在數(shù)字鐘系統(tǒng)中可作為以下哪些模塊的子模塊?()
在對數(shù)字鐘計(jì)時(shí)、校時(shí)模塊進(jìn)行仿真時(shí),設(shè)秒信號的周期為10ns,若要觀察24時(shí)制計(jì)數(shù)是否正確,那么在復(fù)位信號無效,計(jì)時(shí)使能信號有效的情況下,仿真需運(yùn)行多長時(shí)間?()
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。
一塊通用面包板,公共條是三?四?三分段連通型,那么這塊板上最多有()個(gè)插孔在內(nèi)部是連通在一起的。
?CS放大器中引入源極電阻RS,其作用有()。?
在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時(shí),柵極直流電壓將會(),漏極直流電流將會(),輸入電阻將會()。