假定主存和CPU之間連接的同步總線具有以下特性:支持4字塊和16字塊(字長32位)兩種長度的突發(fā)傳送,總線時(shí)鐘頻率為200MHz,總線寬度為64位,每個(gè)64位數(shù)據(jù)的傳送需1個(gè)時(shí)鐘周期,向主存發(fā)送一個(gè)地址需要1個(gè)時(shí)鐘周期,每個(gè)總線事務(wù)之間有2個(gè)空閑時(shí)鐘周期。
假定訪問主存時(shí)最初四個(gè)字的讀取時(shí)間為148ns,隨后每讀一個(gè)四字的時(shí)間為26ns,則在4字塊和16字塊兩種傳輸方式下,CPU從主存讀出256個(gè)字時(shí),該總線上的數(shù)據(jù)傳輸率分別是多少?和上題計(jì)算結(jié)果進(jìn)行比較分析,并給出相應(yīng)的結(jié)論。假定主存和CPU之間連接的同步總線具有以下特性:支持4字塊和16字塊(字長32位)兩種長度的突發(fā)傳送,總線時(shí)鐘頻率為200MHz,總線寬度為64位,每個(gè)64位數(shù)據(jù)的傳送需1個(gè)時(shí)鐘周期,向主存發(fā)送一個(gè)地址需要1個(gè)時(shí)鐘周期,每個(gè)總線事務(wù)之間有2個(gè)空閑時(shí)鐘周期。
若訪問主存時(shí)最初四個(gè)字的存取時(shí)間為200ns,隨后每存取一個(gè)四字的時(shí)間是20ns,則在4字塊和16字塊兩種傳輸方式下,該總線上傳輸256個(gè)字時(shí)的數(shù)據(jù)傳輸率分別是多少?你能從計(jì)算結(jié)果中得到什么結(jié)論?