CPU的數(shù)據(jù)通路如下圖所示。運(yùn)算器中R0~R3為通用寄存器,DR為數(shù)據(jù)緩沖寄存器,PSW為狀態(tài)字寄存器。D-cache為數(shù)據(jù)存儲(chǔ)器,I-cache為指令存儲(chǔ)器,AR為地址寄存器,PC為程序計(jì)數(shù)器(具有加1功能),IR為指令寄存器。單線箭頭信號(hào)均為微操作控制信號(hào)(電位或脈沖),例如,LRO表示讀出R0寄存器,SR0表示寫入R0寄存器。
機(jī)器指令“STOR1,(R2)”實(shí)現(xiàn)的功能是:將寄存器R1中的數(shù)據(jù)寫到以(R2)為地址的數(shù)存單元中。
請(qǐng)?jiān)O(shè)計(jì)該存數(shù)指令的指令周期流程圖,并在CPU周期框外寫出所需的微操作控制信號(hào)(一個(gè)CPU周期含4個(gè)時(shí)鐘信號(hào)T1~T4,寄存器打入信號(hào)須注明Ti時(shí)序)。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
()又稱字選法,所對(duì)應(yīng)的存儲(chǔ)器是字結(jié)構(gòu)的。
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
存儲(chǔ)在能永久保存信息的器件中的程序被稱為()。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
軟件堆棧在工作中()移動(dòng)。
計(jì)算機(jī)的I/O接口是()之間的交接界面。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。