已知內(nèi)存中的數(shù)據(jù)如下表所示,對(duì)于IA-32處理器,已知內(nèi)部相應(yīng)寄存器的值為:ESI=00001230H,DS=SS=ES=FS=GS=1003H。GDT表和LDT表的首地址均為0,CR4=0。CR3=000011FFH,內(nèi)存數(shù)據(jù)如下所示。
(1)當(dāng)CR0=70000010H時(shí)指令MOV EAX,[ESI]對(duì)應(yīng)源操作數(shù)的物理地址及指令執(zhí)行后EAX中的值。
(2)當(dāng)CR0=70000011H時(shí) 求指令MOV EAX,[ESI]對(duì)應(yīng)源操作數(shù)的物理地址及指令執(zhí)行后EAX中的值。該段的最多能容納多少字節(jié)數(shù)據(jù)?根據(jù)訪問(wèn)權(quán)字節(jié)說(shuō)明該段是什么樣的段,是否存在存儲(chǔ)器中?
您可能感興趣的試卷
你可能感興趣的試題
最新試題
STM32的I2C總線開(kāi)啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無(wú)需發(fā)送設(shè)備的地址號(hào)。
MSP430單片機(jī)可以通過(guò)方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪問(wèn)的()性。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()