問答題指出下列指令的錯(cuò)誤(1)MOV.AH,BX(2)ADD.15H,BX(3)MOV.CS,AX(4)MOV.AX,[SI][DI](5)MOV.BYTEPTR[BX],1000

您可能感興趣的試卷

你可能感興趣的試題

2.單項(xiàng)選擇題主存和CPU之間增加高速緩存的目的是()。

A、解決CPU和主存之間的速度匹配問題
B、擴(kuò)大存容量
C、既擴(kuò)大內(nèi)存容量,又提高存取速度
D、解決CPU與外存之間速度匹問題

4.單項(xiàng)選擇題有一8086系統(tǒng)的中斷向量表,在0000H:003CH單元開始依次存放34H、FEH、00H、F0H四個(gè)字節(jié),該向量對(duì)應(yīng)的中斷類型碼和中斷服務(wù)程序的入口地址分別為()。

A、0EH,34FE:00F0H             
B、0EH,F(xiàn)000:FE34H
C、0FH,F(xiàn)000:FE34H             
D、0FH,00F0H:34FE

5.單項(xiàng)選擇題在匯編語言程序的開發(fā)過程中使用宏功能的順序是()。

A、宏定義,宏調(diào)用
B、宏定義,宏展開
C、宏定義,宏調(diào)用,宏展開
D、宏定義,宏展開,宏調(diào)用

最新試題

DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。

題型:判斷題

CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。

題型:判斷題

在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。

題型:單項(xiàng)選擇題

為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對(duì)應(yīng)同一個(gè)端口地址。但是,狀態(tài)端口和控制端口不常用同一個(gè)端口地址。

題型:判斷題

為了不使中斷服務(wù)程序的運(yùn)行影響主程序的狀態(tài),必須把斷點(diǎn)處有關(guān)寄存器的內(nèi)容以及標(biāo)志寄存器的狀態(tài)壓入()保護(hù)。

題型:單項(xiàng)選擇題

全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡單。

題型:判斷題

執(zhí)行PUSH/POP指令時(shí),段基址由()提供。

題型:單項(xiàng)選擇題

主要用于將二進(jìn)制數(shù)的某些位置1的位操作指令是()。

題型:單項(xiàng)選擇題

8086系統(tǒng)采用存儲(chǔ)器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。

題型:單項(xiàng)選擇題

已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。

題型:判斷題