A.1000×1000b
B.1024×1024b
C.1000×1000B
D.1024×1024B
您可能感興趣的試卷
你可能感興趣的試題
A.CPU、ALU
B.ALU、BIU
C.EU、BIU
D.CPU、BIU
A.二進(jìn)制數(shù)
B.十六進(jìn)制數(shù)
C.二進(jìn)制編碼的十進(jìn)制數(shù)
D.以上都不對
A.258
B.134
C.313
D.296
A.“E”
B.“d”
C.“9”
D.“%”
A.個人計算機
B.小型計算機
C.微機系統(tǒng)
D.微處理器
最新試題
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
MSP430單片機可以通過方向寄存器的8個位分別定義8個引腳的輸入/輸出方向。()
SPI總線的4個信號是()、()、()和/CS或/SS。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進(jìn)行數(shù)據(jù)交換。
STM32的SPI接口最多有()個,數(shù)據(jù)幀最多可以有()位。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
SPI總線有四工作模式,取決于()和()這兩位的組合。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。