A.外設(shè)種類繁多
B.信號(hào)類型復(fù)雜
C.工作速度匹配
D.數(shù)據(jù)傳送方式多樣
您可能感興趣的試卷
你可能感興趣的試題
A.SP
B.BP
C.IP
D.SI
A.64K
B.256K
C.1M
D.16M
A.可屏蔽中斷請(qǐng)求
B.總線請(qǐng)求
C.中斷響應(yīng)
D.非可屏蔽中斷請(qǐng)求
A.IF=0,INTR=0
B.IF=0,INTR=1
C.IF=1,INTR=1
D.IF=1,INTR=0
A.CS
B.ES
C.DS
D.SS
最新試題
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
I2C總線的通信速率僅由主機(jī)確定。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無(wú)需發(fā)送設(shè)備的地址號(hào)。