A.無符號數(shù)219
B.-37的補(bǔ)碼
C.-36的補(bǔ)碼
D.-36的反碼
E.91的原碼
F.-91的原碼
您可能感興趣的試卷
你可能感興趣的試題
A.INTA
B.MN/MX
C.INTR
D.BHE
A.1
B.2
C.4
D.8
A.OUT20H,AL
B.MOVSI,[BX]
C.ADDBL,[BX]
D.MUL 10
A.地址總線
B.數(shù)據(jù)總線
C.存儲器
D.寄存器
A.IF=0
B.IF=1
C.TF=0
D.TF=1
最新試題
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進(jìn)行全譯碼,需要()片。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進(jìn)行數(shù)據(jù)交換。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時鐘為12MHz,定時1s如何實(shí)現(xiàn)()。
STM32的I2C接口最多有()個,在快速模式下,最高通訊速度可達(dá)()。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
在IN和OUT指令中,當(dāng)端口號大于FFH(255)時,必須通過()間接給出。
I2C總線的兩條信號線的名稱是()和()。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。