您可能感興趣的試卷
你可能感興趣的試題
A.擴(kuò)大主存容量
B.提高CPU運(yùn)行速度
C.提高總線(xiàn)速度
D.提高主存速度
A.12
B.13
C.11
D.10
A.控制處理器工作
B.解決總線(xiàn)共享和產(chǎn)生控制信號(hào)
C.提高總線(xiàn)驅(qū)動(dòng)能力
D.以上都不是
A.提高總線(xiàn)控制能力
B.提高總線(xiàn)驅(qū)動(dòng)能力
C.控制協(xié)處理器
D.解決總線(xiàn)共享控制問(wèn)題
A.提高總線(xiàn)驅(qū)動(dòng)能力
B.控制協(xié)處理器工作
C.解決總線(xiàn)的共享控制和產(chǎn)生總線(xiàn)控制信號(hào)
D.以上都不是
最新試題
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線(xiàn)有()根,數(shù)據(jù)線(xiàn)有()根。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過(guò)()間接給出。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
SPI總線(xiàn)有四工作模式,取決于()和()這兩位的組合。
8255A的端口地址線(xiàn)是A0、A1,所以端口地址為0,1,2,3。()