A.低電平
B.高電平
C.上升沿觸發(fā)
D.下降沿觸發(fā)
您可能感興趣的試卷
你可能感興趣的試題
A.DEN
B.NMI
C.MN/MX
D.ALE
A.T3下降沿
B.T3上升沿
C.T2下降沿
D.T2上升沿
A.21
B.1
C.2
D.24
A.芯片地址引線送出的20位地址碼
B.段內(nèi)某單元相對(duì)段首地址的差值
C.程序中對(duì)存儲(chǔ)器地址的一種表示
D.芯片地址引線送出的16位地址碼
A.64k
B.1M
C.256
D.16M
最新試題
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()