A.FFH
B.FFFFH
C.80H
D.100H
您可能感興趣的試卷
你可能感興趣的試題
A.外設(shè)→CPU→DMAC→內(nèi)存
B.外設(shè)→DMAC→內(nèi)存
C.外設(shè)→存儲器
D.外設(shè)→數(shù)據(jù)總線→存儲器
A.1
B.2
C.4
D.8
A.64
B.128
C.256
D.512
A.84H-8BH
B.88H-8FH
C.8CH-93H
D.82-89H
A.上升沿觸發(fā)
B.下降沿觸發(fā)
C.高電平觸發(fā)
D.低電平觸發(fā)
最新試題
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
增計數(shù)模式的計數(shù)過程是()。
指令LEA BX,TABLE等價于指令MOV BX,OFFSET TABLE。()
在I2C總線中,應(yīng)答信號始終由從機(jī)發(fā)出。
假設(shè)在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實(shí)現(xiàn)()。