您可能感興趣的試卷
你可能感興趣的試題
A.ICW1
B.OCW1
C.OCW2
D.OCW3
A.屏蔽所有中斷
B.設(shè)置最低優(yōu)先級(jí)
C.開發(fā)低級(jí)中斷
D.響應(yīng)同級(jí)中斷
A.發(fā)出中斷結(jié)束命令,使相應(yīng)的ISR=1
B.發(fā)出中斷結(jié)束命令,使相應(yīng)的ISR=0
C.發(fā)出中斷結(jié)束命令,使相應(yīng)的IMR=1
D.發(fā)出中斷結(jié)束命令,使相應(yīng)的IMR=0
A.28H
B.2BH
C.2CH
D.2DH
A.寫在中斷指令中
B.在執(zhí)行中斷指令前賦給AH
C.在執(zhí)行中斷指令前賦給AX
D.在執(zhí)行中斷指令前賦給DL
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()