上述語句執(zhí)行后DA中的內(nèi)容是()
A.B4H
B.80H
C.34H
D.0
您可能感興趣的試卷
你可能感興趣的試題
已定義FEES DW 100DUP(0),則指令MOV/CX,SIZE FEES的等效指令是()
A.A
B.B
C.C
D.D
上述二條傳送指令執(zhí)行后AX中的內(nèi)容是()
A.‘DE’
B.‘HC’
C.‘FD’
D.‘FC’
指出下面哪組偽指令使用是錯誤的()
A.A
B.B
C.C
D.D
A.當(dāng)匯編結(jié)束后,目標(biāo)程序中仍保留有偽指令
B.偽指令是在執(zhí)行時完成其功能
C.偽指令的功能是指示、引導(dǎo)匯編程序在匯編過程中完成其不同操作
D.匯編程序?qū)沃噶罘g成機(jī)器碼
指令執(zhí)行后,設(shè)置的標(biāo)志位CF和OF的值是()
A.CF=0;OF=0
B.CF=l;OF=l
C.CF=0;0F=1
D.CF=l;OF=0
最新試題
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個。
在IN和OUT指令中,當(dāng)端口號大于FFH(255)時,必須通過()間接給出。
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進(jìn)行全譯碼,需要()片。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進(jìn)行數(shù)據(jù)交換。
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進(jìn)制數(shù)。()
按照是否需要刷新操作分類,RAM可分為()和()。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
通過條件轉(zhuǎn)移指令JXX可以實現(xiàn)分支結(jié)構(gòu)程序的編寫。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()