A.外存
B.高速緩存
C.內(nèi)存儲器
D.CPU
您可能感興趣的試卷
你可能感興趣的試題
A.當(dāng)CPU在執(zhí)行指令時,CPU與DMA控制器同時提出了對主存訪問的要求,這是應(yīng)首先滿足CPU的要求,以免指令執(zhí)行發(fā)生錯誤,而DMA傳送數(shù)據(jù)是可等待的
B.DMA周期挪用方式是在CPU訪問存儲器總線周期結(jié)束時,插入一個DMA訪問周期。在此期間,CPU等待或執(zhí)行不需要訪問內(nèi)存的操作
C.因為DMA傳送是在DMA控制器控制下內(nèi)存與外設(shè)直接數(shù)據(jù)傳送,因此在這種方式中,始終不需要CPU干預(yù)
D.CPU在接到DMA請求后,必須盡快地在一條指令執(zhí)行后予以響應(yīng)
A.非向量中斷是單一中斷源的中斷,而向量中斷是多中斷源的中斷
B.非向量中斷只有單一中斷處理程序入口,而向量中斷有多個中斷處理程序入口
C.非向量中斷是單級中斷,而向量中斷可以實現(xiàn)多級中斷
D.非向量不能作為中斷隱指令,而向量可以形成隱指令
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
()又稱為萬國碼,是由許多語言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號的字符編碼方案。
計算機采用總線結(jié)構(gòu)的好處是()。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
由硬件實現(xiàn)的功能改由軟件模擬來實現(xiàn)的做法被稱為()
()是指參與運算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。
從給定的選項中選擇你認(rèn)為正確的一項。A.微指令地址B.控制存儲器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號被讀出后,還需經(jīng)過一個()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設(shè)計與實現(xiàn)()。(4)為了獲得快一些的運行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
從給定的選項中選擇你認(rèn)為正確的一項。A.半加器B.全加器C.原碼D.補碼E.數(shù)據(jù)校驗F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點數(shù)的加減法可以由帶符號位的原碼、反碼和補碼直接參與運算,其中()加減法運算的實現(xiàn)規(guī)則最簡單,電路實現(xiàn)也最方便。(3)執(zhí)行補碼加減法運算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運算后,若兩個符號位不同,即出現(xiàn)01和10,表示運算結(jié)果()。(5)在數(shù)值運算中數(shù)值位向符號位進位,或符號位向更高位進位產(chǎn)生的溢出,可以用這兩個進位輸出的()操作來判斷。
使用硬件堆棧時,其中()移動。
在計算機存儲層次結(jié)構(gòu)中,以下哪種存儲器技術(shù)能同時具備高速訪問、低功耗和大容量?()
計算機的I/O接口是()之間的交接界面。