A.先進(jìn)先出
B.先進(jìn)后出
C.隨情況不同而不同
D.隨機(jī)
您可能感興趣的試卷
你可能感興趣的試題
A.74LS139
B.74LS138
C.74LS244
D.74LS273
A.AX
B.BX
C.CX
D.DX
A.AX
B.BX
C.CX
D.DX
A.AX
B.BX
C.CX
D.DX
A.AX
B.BX
C.CX
D.DX
最新試題
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
MSP430單片機(jī)可以通過(guò)方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()