A.EBP沒有被占用
B.EBP間址速度較快
C.EBP間址默認(rèn)的段是堆棧段
D.EBP是基址指針
您可能感興趣的試卷
你可能感興趣的試題
A.[EBP-4]
B.[EBP-8]
C.[EBP+4]
D.[EBP+8]
A.ZF=1
B.SF=1
C.OF=1
D.CF=1
A.ADD ESP,3*2
B.ADD ESP,3*4
C.ADD EBP,3*2
D.ADD EBP,3*4
A.RET 3*1
B.RET 3*2
C.RET 3*3
D.RET 3*4
A.ZF=1
B.SF=1
C.OF=1
D.CF=1
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
按照是否需要刷新操作分類,RAM可分為()和()。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
SPI總線有四工作模式,取決于()和()這兩位的組合。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
I2C總線的通信速率僅由主機(jī)確定。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()