A.保護(hù)
B.實(shí)地址
C.系統(tǒng)管理
D.虛擬8086
您可能感興趣的試卷
你可能感興趣的試題
A.1MB
B.64KB
C.4GB
D.4TB
A.數(shù)據(jù)總線
B.算術(shù)邏輯單元
C.累加器
D.多路開(kāi)關(guān)
A.代碼
B.堆棧
C.數(shù)據(jù)
D.附加
A.代碼
B.堆棧
C.數(shù)據(jù)
D.附加
最新試題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
STM32的I2C總線開(kāi)啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無(wú)需發(fā)送設(shè)備的地址號(hào)。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。