A.86H,OF=0和AF=0
B.86H,OF=0和AF=1
C.186H,OF=1和AF=0
D.186H,OF=1和AF=1
您可能感興趣的試卷
你可能感興趣的試題
已知AL=36H,BL=87H,則兩條語(yǔ)句:
ADD AL,BL
DAA
執(zhí)行后AL及進(jìn)位標(biāo)志CF的值分別為()
A.BDH和0
B.17和1
C.23H和1
D.BDH和1
A.IN 63H,AX
B.IN AL,63H
C.MOV ES,2D00H
D.MOV [DI],[SI]
A.BYTE
B.DW
C.DWORD
D.AT
A.直接尋址
B.基址尋址
C.間址尋址
D.基址加變址尋址
最新試題
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線(xiàn)有()根,數(shù)據(jù)線(xiàn)有()根。
I2C總線(xiàn)的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線(xiàn)的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
SPI總線(xiàn)是一種()形總線(xiàn)結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
在查詢(xún)式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()