A.先從(SP)讀出數(shù)據(jù),再將SP+2
B.先將SP+2,再從(SP)讀出數(shù)據(jù)
C.先從(SP)讀出數(shù)據(jù),再將SP-2
D.先將SP-2,再從(SP)讀出數(shù)據(jù)
您可能感興趣的試卷
你可能感興趣的試題
8086微處理器的進行寫操作操作的過程中,分別為()
A.0和0
B.0和1
C.1和0
D.1和1
A.T1之后
B.T2之后
C.T3之后
D.T4之后
A.2個時鐘周期
B.4個時鐘周期
C.6個時鐘周期
D.8個時鐘周期
A.
B.
C.
D.
A.數(shù)據(jù)總是先于地址出現(xiàn)。
B.地址總是先于數(shù)據(jù)出現(xiàn)。
C.數(shù)據(jù)與地址同時出現(xiàn)。
D.地址與數(shù)據(jù)出現(xiàn)的先后是隨機的。
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進行數(shù)據(jù)交換。
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進制數(shù)。()
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
通過條件轉(zhuǎn)移指令JXX可以實現(xiàn)分支結(jié)構(gòu)程序的編寫。()
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號。
SPI總線的4個信號是()、()、()和/CS或/SS。
在嵌入式應用系統(tǒng)中,模擬I2C時序擴展比硬件I2C通信擴展具有更大的靈活性。
I2C總線的兩條信號線的名稱是()和()。