A.使CPU復(fù)位,高電平有效。
B.CPU使其它器件復(fù)位,高電平有效。
C.使CPU復(fù)位,低電平有效。
D.CPU使其它器件復(fù)位,低電平有效。
您可能感興趣的試卷
你可能感興趣的試題
A.CPU向其它主設(shè)備請(qǐng)求使用總線。
B.其它主設(shè)備向CPU請(qǐng)求使用總線。
C.CPU允許其它主設(shè)備使用總線。
D.其它主設(shè)備允許CPU使用總線。
A.CPU向其它主設(shè)備請(qǐng)求使用總線。
B.其它主設(shè)備向CPU請(qǐng)求使用總線。
C.CPU允許其它主設(shè)備使用總線。
D.其它主設(shè)備允許CPU使用總線。
A.CPU通知外設(shè)中斷請(qǐng)求已被響應(yīng)。
B.外設(shè)通知CPU中斷請(qǐng)求已被響應(yīng)。
C.CPU向外設(shè)請(qǐng)求中斷。
D.外設(shè)向CPU請(qǐng)求中斷。
8086微處理器的引腳是用于:()
A.CPU通知外設(shè)中斷請(qǐng)求已被響應(yīng)。
B.外設(shè)通知CPU中斷請(qǐng)求已被響應(yīng)。
C.CPU向外設(shè)請(qǐng)求中斷。
D.外設(shè)向CPU請(qǐng)求中斷。
A.當(dāng)存儲(chǔ)器或I/O設(shè)備的工作速度高于CPU時(shí),請(qǐng)求CPU給予處理。
B.當(dāng)存儲(chǔ)器或I/O設(shè)備的工作速度低于CPU時(shí),請(qǐng)求CPU給予處理。
C.當(dāng)存儲(chǔ)器或I/O設(shè)備的工作速度高于CPU時(shí),請(qǐng)求存儲(chǔ)器或I/O設(shè)備給予處理。
D.當(dāng)存儲(chǔ)器或I/O設(shè)備的工作速度低于CPU時(shí),請(qǐng)求存儲(chǔ)器或I/O設(shè)備給予處理。
最新試題
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
I2C總線的兩條信號(hào)線的名稱是()和()。