A.原碼
B.補碼
C.移碼
D.反碼
您可能感興趣的試卷
你可能感興趣的試題
A.進入INT0中斷服務(wù)程序
B.死機
C.執(zhí)行INT0后面的指令
D.顯示器顯示OVERFLOW
A.進行算術(shù)運算和邏輯運算
B.進行主存與CPU之間的數(shù)據(jù)傳送
C.進行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送
D.改變程序執(zhí)行順序
A.適配器
B.設(shè)備控制器
C.計數(shù)器
D.寄存器
A.DRAM
B.SRAM
C.閃速存儲器
D.EPROM
A.數(shù)據(jù)總線
B.算術(shù)邏輯運算單元
C.多路開關(guān)
D.累加寄存器
最新試題
在IN和OUT指令中,當(dāng)端口號大于FFH(255)時,必須通過()間接給出。
按照是否需要刷新操作分類,RAM可分為()和()。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
指令A(yù)DD AL,6[BP][DI]是錯誤的。()
下列選項中不屬于使用中斷的優(yōu)勢的選項是()。
在I2C總線中,應(yīng)答信號始終由從機發(fā)出。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴展比硬件I2C通信擴展具有更大的靈活性。
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個有效的標(biāo)志位。