單項(xiàng)選擇題通用寄存器是()。

A.可存放指令的寄存器
B.可存放程序狀態(tài)字的寄存器
C.本身具有計(jì)數(shù)邏輯與移位邏輯的寄存器
D.可編程指定多種功能的寄存器


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題在三級時序系統(tǒng)中,電平型微命令一般()。

A.需維持一個指令執(zhí)行周期
B.維持一個工作周期
C.維持一個節(jié)拍的時間
D.只維持一個脈沖寬度的時間

2.單項(xiàng)選擇題采用異步控制的目的()。

A.提高執(zhí)行速度
B.簡化控制時序
C.降低控制器成本
D.支持微程序控制方式

3.單項(xiàng)選擇題異步控制常用于()中,作為其主要控制方式。

A.單總線結(jié)構(gòu)
B.微型計(jì)算機(jī)中的CPU控制
C.組合邏輯控制器
D.微程序控制器

4.單項(xiàng)選擇題同步控制是()的方式。

A.只適用于CPU內(nèi)部控制
B.只適用于對外圍設(shè)備控制
C.由統(tǒng)一時序信號控制
D.所有指令執(zhí)行時間都相同

5.單項(xiàng)選擇題CPU()才能響應(yīng)DMA請求。

A.必須在—條指令執(zhí)行完畢
B.必須在—個總線周期結(jié)束
C.可在任一時鐘周期結(jié)束
D.在判明設(shè)有中斷請求之后

最新試題

從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。

題型:問答題

硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。

題型:單項(xiàng)選擇題

由硬件實(shí)現(xiàn)的功能改由軟件模擬來實(shí)現(xiàn)的做法被稱為()

題型:單項(xiàng)選擇題

RAM記憶單元從6管變到4管,在保持狀態(tài)時沒有外加電源供電,使得RAM成為了()。

題型:單項(xiàng)選擇題

在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。

題型:單項(xiàng)選擇題

已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。

題型:單項(xiàng)選擇題

將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。

題型:單項(xiàng)選擇題

從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。

題型:問答題

若I/O類指令采用獨(dú)立編址,對系統(tǒng)帶來的影響主要是()。

題型:單項(xiàng)選擇題

在計(jì)算機(jī)存儲層次結(jié)構(gòu)中,以下哪種存儲器技術(shù)能同時具備高速訪問、低功耗和大容量?()

題型:單項(xiàng)選擇題