A.(R0)=20H
B.(R0)=30H
C.(R0)=50H
D.(R0)=38H
您可能感興趣的試卷
你可能感興趣的試題
A.累加器A
B.累加器A的最高位
C.累加器A的最低位
D.一個單元的地址
A.WR高電平,RD低電平
B.WR低電平,RD高電平
C.WR低電平,RD低電平
D.WR高電平,RD高電平
A.加法指令后
B.BCD碼的加法指令后
C.減法指令后
D.BCD碼的減法指令后
A.二進制
B.加法
C.BCD
D.十六進制
A.(R0)=00H
B.(R0)=20H
C.(R0)=30H
D.(R0)=38H
最新試題
嵌入式系統(tǒng)接口擴展的4種基本方法是()、()、()和通信擴展。
在IN和OUT指令中,當端口號大于FFH(255)時,必須通過()間接給出。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
STM32的SPI接口最多有()個,數(shù)據(jù)幀最多可以有()位。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進制數(shù)。()
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。