問答題
電路如圖所示。設(shè)ui是正弦信號,晶體管工作在放大區(qū),各電容對信號可視作短路。
(1)試畫出與ui相對應(yīng)的uBE、Bi、Ci和uCE的波形。
(2)將圖中的晶體管改成PNP管,UCC改成負(fù)電源,重復(fù)(1)。
您可能感興趣的試卷
你可能感興趣的試題

最新試題
?CS放大器中引入源極電阻RS,其作用有()。?
題型:多項選擇題
假設(shè)NEMOSFET已工作在飽和區(qū),若uDS繼續(xù)增大時,溝道夾斷點向漏極移動。
題型:判斷題
?數(shù)字頻率計采用4個數(shù)字的BCD碼計數(shù)器,若采樣時間0.01s,那么它能夠測量的最大頻率是多少?()
題型:單項選擇題
在下圖中如果輸入輸出均有電容耦合,則將RG的阻值由10MΩ替換為1MΩ時,柵極直流電壓將會(),漏極直流電流將會(),輸入電阻將會()。
題型:單項選擇題
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
題型:單項選擇題
?verilogHDL中已經(jīng)預(yù)先定義了的門級原型的符號有()。
題型:多項選擇題
?CG放大器的性能描述合理的是()。
題型:單項選擇題
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。
題型:單項選擇題
現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結(jié)果用表達(dá)式表示為{co,sub}=a+b+ci,其中a,b為兩個加數(shù),ci為來自低位的進(jìn)位,sum為和,co為向高位的進(jìn)位,如果以此1位加法器構(gòu)建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調(diào)用的方式進(jìn)行邏輯實現(xiàn)中的表達(dá)式正確的是()。
題型:單項選擇題
以下哪個MOS放大器組態(tài)結(jié)構(gòu)最適合用在電壓信號處理系統(tǒng)的最后一級??()
題型:單項選擇題