直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進(jìn)行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.系統(tǒng)控制臺
B.系統(tǒng)總線
C.I/O控制器
D.中央處理器
您可能感興趣的試卷
你可能感興趣的試題
現(xiàn)采用4級流水線結(jié)構(gòu)分別完成一條指令的取指、指令譯碼和取數(shù)、運(yùn)算以及送回運(yùn)算結(jié)果4個基本操作,每步操作時間依次為60ns、100ns、50ns和 70ns。該流水線的操作周期應(yīng)為(1)ns。若有一小段程序需要用20條基本指令完成(這些指令完全適合于流水線上執(zhí)行),則得到的第一條指令 結(jié)果需(2)ns,完成該段程序需(3)ns。在流水線結(jié)構(gòu)的計算機(jī)中,頻繁執(zhí)行(4)指令時會嚴(yán)重影響機(jī)器的效率。當(dāng)有中斷請 求發(fā)生時,采用不精確斷點(diǎn)法,則將(5)。
空白(5)處應(yīng)選擇()
A.僅影響中斷響應(yīng)時間,不影響程序的正確執(zhí)行
B.不僅影響中斷響應(yīng)時間,還影響程序的正確執(zhí)行
C.不影響中斷響應(yīng)時間,但影響程序的正確執(zhí)行
D.不影響中斷響應(yīng)時間,也不影響程序的正確執(zhí)行
現(xiàn)采用4級流水線結(jié)構(gòu)分別完成一條指令的取指、指令譯碼和取數(shù)、運(yùn)算以及送回運(yùn)算結(jié)果4個基本操作,每步操作時間依次為60ns、100ns、50ns和 70ns。該流水線的操作周期應(yīng)為(1)ns。若有一小段程序需要用20條基本指令完成(這些指令完全適合于流水線上執(zhí)行),則得到的第一條指令 結(jié)果需(2)ns,完成該段程序需(3)ns。在流水線結(jié)構(gòu)的計算機(jī)中,頻繁執(zhí)行(4)指令時會嚴(yán)重影響機(jī)器的效率。當(dāng)有中斷請 求發(fā)生時,采用不精確斷點(diǎn)法,則將(5)。
空白(4)處應(yīng)選擇()
A.條件轉(zhuǎn)移
B.無條件轉(zhuǎn)移
C.算術(shù)運(yùn)算
D.訪問存儲器
現(xiàn)采用4級流水線結(jié)構(gòu)分別完成一條指令的取指、指令譯碼和取數(shù)、運(yùn)算以及送回運(yùn)算結(jié)果4個基本操作,每步操作時間依次為60ns、100ns、50ns和 70ns。該流水線的操作周期應(yīng)為(1)ns。若有一小段程序需要用20條基本指令完成(這些指令完全適合于流水線上執(zhí)行),則得到的第一條指令 結(jié)果需(2)ns,完成該段程序需(3)ns。在流水線結(jié)構(gòu)的計算機(jī)中,頻繁執(zhí)行(4)指令時會嚴(yán)重影響機(jī)器的效率。當(dāng)有中斷請 求發(fā)生時,采用不精確斷點(diǎn)法,則將(5)。
空白(3)處應(yīng)選擇()
A.1400
B.2000
C.2300
D.2600
現(xiàn)采用4級流水線結(jié)構(gòu)分別完成一條指令的取指、指令譯碼和取數(shù)、運(yùn)算以及送回運(yùn)算結(jié)果4個基本操作,每步操作時間依次為60ns、100ns、50ns和 70ns。該流水線的操作周期應(yīng)為(1)ns。若有一小段程序需要用20條基本指令完成(這些指令完全適合于流水線上執(zhí)行),則得到的第一條指令 結(jié)果需(2)ns,完成該段程序需(3)ns。在流水線結(jié)構(gòu)的計算機(jī)中,頻繁執(zhí)行(4)指令時會嚴(yán)重影響機(jī)器的效率。當(dāng)有中斷請 求發(fā)生時,采用不精確斷點(diǎn)法,則將(5)。
空白(2)處應(yīng)選擇()
A.100
B.200
C.280
D.400
最新試題
空白(2)處應(yīng)選擇()
國標(biāo)碼用()字節(jié)表示一個漢字,如一個國標(biāo)碼為3274,那么它對應(yīng)的機(jī)內(nèi)碼為()。
空白(3)處應(yīng)選擇()
假設(shè)用一個8位的二進(jìn)制數(shù)表示一個數(shù)字,則-1的補(bǔ)碼是(),127的補(bǔ)碼是()。
對于十進(jìn)制數(shù)字143,它的二進(jìn)制表示是(),八進(jìn)制表示是(),十六進(jìn)制表示是(),BCD碼是();十六進(jìn)制數(shù)3CF對應(yīng)的十進(jìn)制數(shù)字是()。
中央處理器CPU主要由()和()組成。
如果存儲器周期是400ns,而每個周期可訪問4字節(jié),則存儲器帶寬為()。
空白(1)處應(yīng)選擇()
16位二進(jìn)制原碼所能表示的范圍為(),16位反碼所能表示的范圍為(),16位補(bǔ)碼所能表示的范圍為()。
簡述多級存儲體系結(jié)構(gòu)的原理。