A.電壓比較器
B.A/D轉(zhuǎn)換器
C.控制邏輯電路
D.逐次逼近寄存器
您可能感興趣的試卷
你可能感興趣的試題
A.4
B.10
C.1024
D.210
A.轉(zhuǎn)換精度
B.轉(zhuǎn)換速度
C.分辨率
D.轉(zhuǎn)換誤差
A.轉(zhuǎn)換時間
B.分辨率
C.轉(zhuǎn)換幅值
D.轉(zhuǎn)換誤差
A.并聯(lián)比較型
B.直接比較型
C.逐次逼近型
D.雙積分型
A.取樣-保持
B.量化-編碼
C.求和電路
D.數(shù)碼鎖存器
最新試題
采用浮柵技術(shù)的EPROM中存儲的數(shù)據(jù)是()可擦除的。
什么是觸發(fā)器的空翻現(xiàn)象,如何避免空翻?
判斷如下VHDL的操作是否正確,如不正確,請改正。字符a和b的數(shù)據(jù)類型是BIT,c是INTEGER,執(zhí)行c<=a+b。
利用2個74LS138和1個非門,可以擴展得到1個()線譯碼器。
如要將一個最大幅度為5.1V的模擬信號轉(zhuǎn)換為數(shù)字信號,要求輸入每變化20mV,輸出信號的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
小容量RAM內(nèi)部存儲矩陣的字數(shù)與外部地址線數(shù)n的關(guān)系一般為()
10-4線優(yōu)先編碼器允許同時輸入()路編碼信號。
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點是消除了()對轉(zhuǎn)換精度的影響。
若停電數(shù)分鐘后恢復(fù)供電,()中的信息能夠保持不變。
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。