A.RAM存儲(chǔ)器
B.ROM存儲(chǔ)器
C.主存儲(chǔ)器
D.cache、主存儲(chǔ)器和外存儲(chǔ)器
您可能感興趣的試卷
你可能感興趣的試題
A. 不需要應(yīng)答信號(hào)
B. 總線長度較短
C. 用一個(gè)公共時(shí)鐘信號(hào)進(jìn)行同步
D. 各部件存取時(shí)間較為接近
A. 每一條機(jī)器指令由一條微指令來執(zhí)行
B. 每一條機(jī)器指令由一段用微指令編成的微程序來解釋執(zhí)行
C. 一段機(jī)器指令組成的程序可由一條微指令來執(zhí)行
D. 一條微指令由若干條機(jī)器指令組成
A.提高主存儲(chǔ)器的存取速度
B.擴(kuò)大主存儲(chǔ)器的存儲(chǔ)空間,并能進(jìn)行自動(dòng)管理和調(diào)度
C.提高外存儲(chǔ)器的存取速度
D.擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間
A.8M
B.16MB
C.16M
D.8MB
A. 原碼
B. 補(bǔ)碼
C. 移碼
D. 反碼
最新試題
計(jì)算機(jī)系統(tǒng)是可以分層的,在某級(jí)觀察者角度看到的機(jī)器被稱為(),只需要通過該級(jí)語言來了解和使用。
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
使用硬件堆棧時(shí),其中()移動(dòng)。
存儲(chǔ)在能永久保存信息的器件中的程序被稱為()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
主存儲(chǔ)器通常由以下哪些部分組成?()
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。
若I/O類指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來的影響主要是()。