A.嵌入式系統(tǒng)常用的電源模塊有AC-DC模塊、DC-DC模塊或LDO模塊
B.大部分嵌入式處理器只能使用內(nèi)部時(shí)鐘信號(hào)發(fā)生器,不能使用外部時(shí)鐘信號(hào)源
C.若嵌入式處理器芯片的系統(tǒng)復(fù)位引腳為nRESET,則表示低電平復(fù)位
D.基于ARM處理器內(nèi)核的嵌入式處理器芯片都有調(diào)試接口
您可能感興趣的試卷
你可能感興趣的試題
A.MOV
B.AND
C.ADD
D.ORR
A.STRR0,[R1,#4]
B.STRHR0,[R1,#4]!
C.STRHR0,[R1,#4]
D.STRBR0,[R1,#4]!
A.R5不變
B.R5=R5+2
C.R5=R2+2
D.R5=2
A.左移
B.右移
C.循環(huán)左移
D.循環(huán)右移
A.0x33303132
B.0x32303133
C.0x32303331
D.0x33313032
最新試題
嵌入式處理器指令的執(zhí)行周期包括()
構(gòu)造一個(gè)40鍵的矩陣鍵盤,最少需要()條I/O線。
在嵌入式ARM處理器中,下面哪種中斷方式優(yōu)先級(jí)最高()
下面關(guān)于總線的敘述中,錯(cuò)誤的是()
Embedded Visual Studio是()
以下對(duì)動(dòng)態(tài)RAM描述正確的是()
計(jì)算機(jī)系統(tǒng)中軟硬件在邏輯上是等效的,提高軟件功能實(shí)現(xiàn)的比例將會(huì)()
微處理器地址總線寬度為32位,則其內(nèi)部數(shù)據(jù)總線的寬度()
按總線共享原則,為避免信號(hào)邏輯的混亂和器件的損壞,()一個(gè)以上的輸出引腳共享一條信號(hào)線。
以下敘述中,不符合RICS特征的是()