A.低8位地址線
B.高8位地址線
C.數(shù)據(jù)線
D.I/O操作
E.時(shí)鐘線
您可能感興趣的試卷
你可能感興趣的試題
A.產(chǎn)生控制信號(hào)
B.存儲(chǔ)數(shù)據(jù)
C.進(jìn)行算術(shù)邏輯運(yùn)算
D.I/O端口數(shù)據(jù)傳送
E.位操作
A.程序存儲(chǔ)區(qū)
B.堆棧區(qū)
C.工作寄存器
D.位尋址區(qū)
E.中斷入口地址區(qū)
A.微處理器
B.累加器
C.控制器
D.存儲(chǔ)器
E.I/O接口電路
A.8421BCD碼
B.余3碼
C.二進(jìn)制編碼
D.ASCII碼
最新試題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
SPI總線有四工作模式,取決于()和()這兩位的組合。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫(xiě)。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
按照是否需要刷新操作分類(lèi),RAM可分為()和()。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()