A.IKB
B.64KB
C.IMB
D.16MB
您可能感興趣的試卷
你可能感興趣的試題
A.RAM,ROM
B.SRAM,DRAM
C.EPROM,RAM
D.ROM,EEPROM
A.一個(gè)"計(jì)算機(jī)系統(tǒng)"是指計(jì)算機(jī)的硬件系統(tǒng)
B.一個(gè)"計(jì)算機(jī)系統(tǒng)"是指計(jì)算機(jī)上配置的操作系統(tǒng)
C.一個(gè)"計(jì)算機(jī)系統(tǒng)"由計(jì)算機(jī)硬件和配置的操作系統(tǒng)組成
D.一個(gè)"計(jì)算機(jī)系統(tǒng)"由計(jì)算機(jī)硬件以及配置的系統(tǒng)軟件和應(yīng)用軟件組成
A.主板上通常包含微處理器插座(或插槽)和芯片組
B.主板上通常包含存儲(chǔ)器(內(nèi)存條)插座和ROM BIOS
C.主板上通常包含PCI和AGP插槽
D.主板上通常包含IDE插座及與之相連的光驅(qū)
A.25ms的負(fù)脈沖
B.25ms的正脈沖
C.12.5ms的負(fù)脈沖
D.12.5ms的正脈沖
A.65536
B.7FFFH
C.0000H
D.FFFFH
最新試題
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
按照是否需要刷新操作分類,RAM可分為()和()。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。