A.地址鎖存控制引腳
B.復(fù)位引腳
C.訪問(wèn)外存寫控制引腳
D.讀選通引腳
您可能感興趣的試卷
你可能感興趣的試題
A.P0口應(yīng)外接上拉電阻
B.P1口應(yīng)外接上拉電阻
C.外接高電平
D.均要外接上拉電阻
A.相應(yīng)端口先置“1”
B.相應(yīng)端口先置“0”
C.外接高電平
D.外接上拉電阻
A.00H
B.07H
C.81H
D.FFH
A.指示棧頂?shù)刂?br />
B.SP的地址
C.被保存的寄存器的地址
D.被保存的寄存器中的數(shù)
A.指示堆棧底地址
B.指示堆棧頂?shù)刂?br />
C.指示堆棧地址
D.指示堆棧長(zhǎng)度
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
I2C總線的兩條信號(hào)線的名稱是()和()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過(guò)()間接給出。