A、指令系統(tǒng)
B、硬件結構
C、CPU
D、存儲方式
您可能感興趣的試卷

最新試題
有一個16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
浮點數(shù)系統(tǒng)使用的階碼基值re=2,階值位數(shù)q=2,尾數(shù)基值rm=10,尾數(shù)位數(shù)p′=1,即按照使用的二進制位數(shù)來說,等價于p=4。計算在非負階、正尾數(shù)、規(guī)格化情況下的最小尾數(shù)值、最大尾數(shù)值、最大階值、可表示的最小值和最大值及可表示數(shù)的個數(shù)。
在有16個處理器的均勻洗牌網(wǎng)絡中,若要使第0號處理器與第15號處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。
如果把一條指令的執(zhí)行過程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運算和寫回結果等)三個階段,并采用三級流水線。仍然要采用指令取消技術,請修改上面的程序。
如果N=100,采用指令取消技術后,在程序執(zhí)行過程中,能夠節(jié)省多少個指令周期?
要求操作碼的平均長度最短,請設計操作碼的編碼,并計算操作碼編碼的平均長度。
至少要分配給該程序多少個主存頁面才能獲得最高的命中率?
在編號分別為0,1,2,……,9的16個處理器之間,要求按下列配對通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡類型、控制方式,并畫出該互連網(wǎng)絡的拓撲結構和各級的交換開關狀態(tài)圖。
求出流水線的最優(yōu)調度策略及最小平均延遲時間和流水線的最大吞吐率。
若采用LRU替換算法,計算Cache的塊命中率。