A.4
B.3
C.2
D.1
您可能感興趣的試卷
你可能感興趣的試題
A.INAL,320H
B.OUT320H,AL
C.MOVDX,320H
D.MOVDX,320
A.獨(dú)立編址
B.統(tǒng)一編址
C.固定地址
D.不一定
A.讀狀態(tài)端口,寫數(shù)據(jù)端口,讀控制端口
B.寫數(shù)據(jù)端口,讀狀態(tài)端口,寫控制端口
C.讀狀態(tài)端口,讀/寫數(shù)據(jù)端口
D.隨I/O接口具體要求而定
A.CS=L
B.WR=L
C.RD=L
D.WR=L或RD=L
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
按照是否需要刷新操作分類,RAM可分為()和()。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。