A.輸入/輸出接口
B.系統(tǒng)總線
C.運(yùn)算器
D.內(nèi)部總線
您可能感興趣的試卷
你可能感興趣的試題
A.運(yùn)算器
B.控制器
C.寄存器組
D.內(nèi)部總線
A.微電子技術(shù)
B.易擴(kuò)充
C.結(jié)構(gòu)靈活
D.信息存儲(chǔ)技術(shù)
A.共享存儲(chǔ)器結(jié)構(gòu)
B.中央處理器結(jié)構(gòu)
C.分布式存儲(chǔ)器結(jié)構(gòu)
D.微處理器結(jié)構(gòu)
A.中央處理器
B.主存儲(chǔ)器
C.輸入-輸出接口
D.I/O設(shè)備
最新試題
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
若I/O類指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來(lái)的影響主要是()。
軟件堆棧在工作中()移動(dòng)。
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。
柵極電平只能維持一段時(shí)間,若要維持所保存的信息,需要對(duì)C1、C2電容充電,此過(guò)程被稱為“刷新(refresh)”。刷新過(guò)程也就是讀出過(guò)程,但只為完成充電而并不需要讀出信息,定期執(zhí)行一次()。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
使用硬件堆棧時(shí),其中()移動(dòng)。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。