A.10110110
B.00101101
C.01101111
D.10101010
您可能感興趣的試卷
你可能感興趣的試題
A.01001010
B.00101001
C.01101111
D.11100010
A.邏輯‘與’
B.邏輯‘或’
C.邏輯‘非’
D.邏輯‘異或’
A.邏輯‘與’
B.邏輯‘或’
C.邏輯‘非’
D.邏輯‘異或’
A.二進(jìn)制
B.十進(jìn)制
C.八進(jìn)制
D.十六進(jìn)制
A.邏輯‘與’
B.邏輯‘或’
C.邏輯‘非’
D.邏輯‘異或’
最新試題
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()