為使CX=-1時(shí),轉(zhuǎn)至MINUS而編制了一指令序列,其中錯(cuò)誤的序列是()
A.A
B.B
C.C
D.D
您可能感興趣的試卷
你可能感興趣的試題
A.CMP
B.SUB
C.AND
D.MOV
為變量BUF分配的存儲(chǔ)單元字節(jié)數(shù)是()
A.80H
B.100H
C.124
D.192
以上程序段的作用是()。
A.定義100個(gè)字節(jié)的堆棧段
B.定義200個(gè)字節(jié)的堆棧段
C.定義100個(gè)字節(jié)的數(shù)據(jù)段
D.定義200個(gè)字節(jié)的數(shù)據(jù)段
A.MOV AX,[SI+BX+DATA]
B.JNZ WORD PTR[BX]
C.OUT DX,[DI]
D.MUL AL,15
已知數(shù)據(jù)段的定義如下:
則變量D5的偏移地址是()。
A.0010H
B.001FH
C.001EH
D.001DH
![](https://static.ppkao.com/ppmg/img/appqrcode.png)
最新試題
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪問(wèn)的()性。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
I2C總線的通信速率僅由主機(jī)確定。
I2C總線的兩條信號(hào)線的名稱(chēng)是()和()。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。